Pat
J-GLOBAL ID:200903025982937580

バス変換結合回路

Inventor:
Applicant, Patent owner:
Agent (1): 若林 忠
Gazette classification:公開公報
Application number (International application number):1993121613
Publication number (International publication number):1994332847
Application date: May. 24, 1993
Publication date: Dec. 02, 1994
Summary:
【要約】【目的】バス形式の異なる2つのバスを相互に接続する場合に使用され、変換すべきオーダやコマンドが追加や変換パターンの変更に対して柔軟に対応でき、かつ変換速度も大きいバス変換結合回路を提供する。【構成】第1のバス11おけるオーダやコマンド、データを第2のバス12に適合するようにどのように変換するかという情報(バス変換情報)を格納するメモリ21を用意し、メモリ21から出力されるバス変換情報に応じて、各変換回路(データ配置変換回路241〜248,251〜259、制御信号変換回路15)において信号の変換が行なわれるようにする。データ配置変換回路241〜248,251〜259については、デコード回路18の出力により、所定の変換パターンに対応するものが選択されるようにする。
Claim (excerpt):
バス形式の異なる2つのバスを相互に結合するために使用されるバス変換結合回路において、バス変換情報を保持して出力するメモリと、前記バス変換情報に応じて前記2つのバス間の信号の変換を行なう変換回路とを有することを特徴とするバス変換結合回路。
Patent cited by the Patent:
Cited by examiner (1)
  • 特開平1-205312

Return to Previous Page