Pat
J-GLOBAL ID:200903026220005199

回路作成キット

Inventor:
Applicant, Patent owner:
Agent (2): 楠本 高義 ,  中越 貴宣
Gazette classification:公開公報
Application number (International application number):2008180144
Publication number (International publication number):2009122638
Application date: Jul. 10, 2008
Publication date: Jun. 04, 2009
Summary:
【課題】本発明の目的は、フレッドボードにあったジャンパー線を省くことなく、種々の回路図に対して柔軟に対応できる回路作成キットを提供することにある。【解決手段】本発明の回路作成キット10bは、回路図の描かれたシート12、シート12が配置されるボード15、回路を構成する回路素子16とジャンパー線18、回路素子16とジャンパー線18を取り付けるブロック20を含む。回路図に示される回路記号の上にブロック20を配置する。ブロック20の穴24に回路素子16の端子およびジャンパー線18を差し込み、回路を作成する。【選択図】図8
Claim (excerpt):
回路図が描かれたシートと、 前記回路図に示された回路記号に対応した回路素子と、 前記回路図に示された配線に対応したジャンパー線と、 前記シートが前面に配置されるボードと、 前記回路素子の端子またはジャンパー線が差し込まれる導体で形成された穴を有し、複数の該穴が短絡されて並べられた状態を一接続ラインとし、複数の該一接続ライン同士が絶縁されて設けられ、前記ボードに磁力で取り付けられるブロックと、 を含み、 前記ボード前面に配置されたシートの上において、回路図に示される回路記号またはその近傍に前記ブロックを取り付け、 前記ブロックが取り付けられた部分の回路記号に対応する回路素子の複数の端子は、該端子ごとに異なる前記一接続ラインの穴に差し込み、 一のブロックの穴と他のブロックの穴にジャンパー線を差し込んでブロック同士を電気接続することにより回路図に示される回路を作成する 回路作成キット。
IPC (1):
G09B 23/18
FI (1):
G09B23/18 B
F-Term (1):
2C032BD14
Patent cited by the Patent:
Cited by applicant (3)
  • 電子回路教材
    Gazette classification:公開公報   Application number:特願2005-029815   Applicant:竹本信之
  • 教育用のブレッドボード
    Gazette classification:公表公報   Application number:特願2002-555394   Applicant:アデストテクノベーションピーティーイー.リミテッド
  • ブレッドボード
    Gazette classification:公開公報   Application number:特願2003-172346   Applicant:本間隆俊, 渡邊麻子, 梅木実千代

Return to Previous Page