Pat
J-GLOBAL ID:200903026441193135
半導体メモリのセルフリペア装置
Inventor:
,
Applicant, Patent owner:
Agent (1):
高月 猛
Gazette classification:公開公報
Application number (International application number):1996232345
Publication number (International publication number):1997120694
Application date: Sep. 02, 1996
Publication date: May. 06, 1997
Summary:
【要約】【課題】 メモリセルテストと同時に検出された欠陥メモリセルをリペアするセルフリペア装置を提供する。【解決手段】 試験装置12はテスト開始でエネーブル信号REを出力し、スペアロー回路SRC14、スペアカラム回路SCC16、リペアモード選択器18、スペアロー選択器20、スペアカラム選択器22へ供給する。リペアモード選択器18によりロー又はカラム代替が決定され、優先的にスペアロー選択信号PRSELが出力される。欠陥検出でエラーパルスERRが出力されると最初は信号PRSEL及びスペアロー選択器20による信号SROW1を入力するSRC14aが信号RE,ERRに応じて欠陥アドレスのヒューズプログラムを自動的に行う。この最初のプログラムが終わるとSRC14aはシフトクロックPRS1をスペアロー選択器20へ供給し、これに応答じるシフトでスペアロー選択信号SROW2が活性化される。次の欠陥検出ではSRC14bによりヒューズプログラムが自動的に実行される。
Claim (excerpt):
多数のノーマルメモリセルと多数のスペアメモリセルを備える半導体メモリのセルフリペア装置において、ノーマルメモリセルのアドレス信号を順次供給して欠陥メモリセルを検出し、これに応じた欠陥検出情報及び欠陥アドレス信号を発生する欠陥メモリセル検出手段と、電気的切断可能な多数のヒューズを含み、前記欠陥検出情報の入力と前記欠陥アドレス信号の入力に応答して前記多数のヒューズのうち欠陥メモリセルのアドレスに対応したヒューズを切断して欠陥アドレスを自動的にプログラムするプログラム手段と、を備えることを特徴とするセルフリペア装置。
Patent cited by the Patent:
Cited by examiner (3)
-
半導体記憶装置
Gazette classification:公開公報
Application number:特願平3-274679
Applicant:三菱電機株式会社
-
アレイ組込み自己試験システム
Gazette classification:公開公報
Application number:特願平5-000102
Applicant:インターナショナル・ビジネス・マシーンズ・コーポレイション
-
半導体記憶装置
Gazette classification:公開公報
Application number:特願平5-108648
Applicant:九州日本電気株式会社
Return to Previous Page