Pat
J-GLOBAL ID:200903027265521186
半導体装置およびその製造方法
Inventor:
Applicant, Patent owner:
Agent (1):
高橋 詔男 (外3名)
Gazette classification:公開公報
Application number (International application number):1999032028
Publication number (International publication number):2000232044
Application date: Feb. 09, 1999
Publication date: Aug. 22, 2000
Summary:
【要約】【課題】 半導体基板のクラックや割れが生じにくく、位置合わせ精度を向上させることができる半導体装置の製造方法を提供すること。【解決手段】 半導体基板の表面に表面回路パターン2を形成するとともに、位置合わせ用パターン3aを形成し、前記位置合わせ用パターン3aとその周辺領域上に金属または誘電体を堆積させて裏面用位置合せマーク3を形成したのち、前記半導体基板の裏面の前記裏面用位置合せマーク3と対向する領域内に、前記裏面用位置合せマーク3に到達する垂直貫通溝4を形成して前記半導体基板の裏面側に前記裏面用位置合せマーク3を露出させ、前記裏面用位置合せマーク3を基準として、裏面回路パターンを形成する半導体装置の製造方法とする。
Claim (excerpt):
半導体基板の表面に、表面回路パターンと金属膜または誘電体膜からなる裏面用位置合せマークとを備え、前記裏面用位置合せマークの裏面には、凹凸が設けられ、前記半導体基板の裏面の前記裏面用位置合せマークと対向する領域内に、前記裏面用位置合せマークに到達して、前記半導体基板の裏面側に前記裏面用位置合せマークを露出させる貫通溝を有し、前記半導体基板の裏面に、裏面回路パターンを有することを特徴とする半導体装置。
F-Term (9):
5F046AA15
, 5F046AA20
, 5F046DB05
, 5F046EA18
, 5F046EA21
, 5F046EA30
, 5F046EB01
, 5F046EB10
, 5F046FC09
Patent cited by the Patent:
Return to Previous Page