Pat
J-GLOBAL ID:200903027604437750

半導体装置およびその製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 山本 秀策
Gazette classification:公開公報
Application number (International application number):1993076011
Publication number (International publication number):1994291284
Application date: Apr. 01, 1993
Publication date: Oct. 18, 1994
Summary:
【要約】【目的】 多値メモリーセルを備え、大容量化・チップ面積の縮小化を図ることができる半導体装置およびその製造方法を提供する。【構成】 MOS型マスクROMのメモリーセルが、半導体基板表層にチャンネル領域を有する第1トランジスタと、第1トランジスタの上に形成された薄膜トランジスタからなる第2トランジスタとの並列回路からなる。第1トランジスタの上に形成された薄膜トランジスタの駆動能力は、同一寸法の第1トランジスタよりも低いので、異なった出力レベルを得ることができる。
Claim (excerpt):
MOS型マスクROMのメモリーセルがトランジスタから構成され、該トランジスタの駆動能力を相違させて多値出力レベルを得る方式の半導体装置であって、該メモリーセルが、半導体基板表層にチャンネル領域を有する第1トランジスタと、該第1トランジスタの上に、該第1トランジスタとゲート電極を共有して積層形成された薄膜トランジスタからなる第2トランジスタとの並列回路からなる半導体装置。
IPC (3):
H01L 27/112 ,  G11C 11/56 ,  H01L 29/784
FI (3):
H01L 27/10 433 ,  G11C 11/34 381 ,  H01L 29/78 311 E
Patent cited by the Patent:
Cited by examiner (1)
  • 特表昭62-502644

Return to Previous Page