Pat
J-GLOBAL ID:200903027936412255
半導体装置とその製造方法
Inventor:
Applicant, Patent owner:
Agent (1):
村山 光威
Gazette classification:公開公報
Application number (International application number):2000386904
Publication number (International publication number):2002190514
Application date: Dec. 20, 2000
Publication date: Jul. 05, 2002
Summary:
【要約】【課題】 保護酸化膜をエッチングする際に、トレンチ上端部のシリコン酸化膜が過度にエッチングされることを防止する。【解決手段】 トレンチ分離法による半導体装置の製造過程において、半導体基板1の表面を覆った保護酸化膜2をエッチング除去する際、トレンチ(溝)4に埋設されたシリコン酸化膜6におけるトレンチ4の周部上端部におけるエッチングによる過度の除去を、トレンチ4の周部上端部分に残留させたLOCOS酸化膜8によって阻止する。
Claim (excerpt):
半導体基板に形成された素子分離のための溝にCVD酸化膜が埋め込まれた構成の半導体装置であって、前記溝における周部上端部にLOCOS酸化膜を形成したことを特徴とする半導体装置。
F-Term (10):
5F032AA34
, 5F032AA36
, 5F032AA44
, 5F032AA45
, 5F032BA01
, 5F032BB01
, 5F032CA17
, 5F032DA23
, 5F032DA24
, 5F032DA25
Return to Previous Page