Pat
J-GLOBAL ID:200903028104460094

キャッシュメモリ付プロセッサ

Inventor:
Applicant, Patent owner:
Agent (1): 池内 寛幸 (外1名)
Gazette classification:公開公報
Application number (International application number):1996217476
Publication number (International publication number):1998063574
Application date: Aug. 19, 1996
Publication date: Mar. 06, 1998
Summary:
【要約】【課題】 CPU、外部メモリ、およびキャッシュメモリを備えた情報装置において、CPUのオーバーヘッドが少なくかつCPUの実行中のプログラムによるキャッシュメモリアクセスとの競合が問題にならない外部メモリからキャッシュメモリへのデータのプリフェッチを行なうプロセッサを提供する。【解決手段】 DMA機能付外部I/Fユニット5が、CPU1が先の段階で処理するデータを予測し、それらデータをCPU1制御の入出力手段とは独立して外部メモリ13からキャッシュメモリ3に連続して転送することによってCPU1のオーバーヘッドの少ないキャッシュメモリ3へのデータのプリフェッチを可能にする。
Claim (excerpt):
CPU、外部メモリ、キャッシュメモリ、および外部インタフェースユニットを備えたプロセッサにおいて、前記外部インタフェースユニットが、前記外部メモリとのデータ入出力手段、前記キャッシュメモリとのデータ入出力手段、前記CPUが先の段階で処理するデータの前記外部メモリでのアドレスを指定する手段、およびそれら指定された前記アドレスのデータを前記CPU制御の入出力手段とは独立して前記外部メモリと前記キャッシュメモリ間で入出力する手段を備え、前記キャッシュメモリと前記外部メモリとの間のダイレクトアクセスメモリ機能により前記CPUが処理するデータを前記キャッシュメモリに先取りすることを特徴とするキャッシュメモリ付プロセッサ。
IPC (2):
G06F 12/08 ,  G06F 12/08 310
FI (2):
G06F 12/08 D ,  G06F 12/08 310 Z

Return to Previous Page