Pat
J-GLOBAL ID:200903028277821602

プロトコル処理装置

Inventor:
Applicant, Patent owner:
Agent (1): 川久保 新一
Gazette classification:公開公報
Application number (International application number):1996075346
Publication number (International publication number):1997247237
Application date: Mar. 05, 1996
Publication date: Sep. 19, 1997
Summary:
【要約】【課題】 所定のプロトコルに要求される高速性と、所定のプロトコルの変更等へ容易に対処可能な柔軟性とを兼ね備えたプロトコル処理装置を提供することを目的とするものである。特に、MPEG2準拠のシステムパートが規定するプロトコル処理を実現する場合に好適なプロトコル処理装置を提供することを目的とするものである。【解決手段】 複数の入力ポートから入力された複数の入力ストリーム中のデータについて、所定のシンタックスに従って、データの組立、分解、挿入、削除、加工、並び替え等の処理(シンタックス処理)を行い、複数の出力ポートへ複数の出力ストリームとして出力するプロトコル処理装置において、バッファメモリと、ライト制御部と、リード制御部と、データメモリと、シンタックス処理制御部とを有する。
Claim (excerpt):
複数の入力ポートから入力された複数の入力ストリーム中のデータを、所定のシンタックスに従って、データの組立、分解、挿入、削除、加工、並び替え等の処理を行い、複数の出力ポートへ複数の出力ストリームとして出力するプロトコル処理装置において、2ポートメモリで構成され、入出力ストリームの一部を格納するバッファメモリと;上記複数の入力ストリームを上記バッファメモリの第1のポートへ書き込む動作を制御するライト制御部と;上記バッファメモリの第2のポートから複数の出力ストリームを読み出す動作を制御するリード制御部と;2ポートメモリで構成され、シンタックス処理を実行するために作業データを一時的に格納するデータメモリと;上記バッファメモリ内のデータを参照、読み出し、上記データメモリを用いて上記シンタックス処理を実現し、このシンタックス処理されたデータを上記バッファメモリに書き込む処理を実現するプログラム可能なシンタックス処理制御部と;を有し、所定のプロトコル処理を実現することを特徴とするプロトコル処理装置。
IPC (3):
H04L 29/06 ,  G06F 13/00 353 ,  H04N 7/24
FI (3):
H04L 13/00 305 A ,  G06F 13/00 353 B ,  H04N 7/13 Z

Return to Previous Page