Pat
J-GLOBAL ID:200903028371255092

液晶表示素子の製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 鈴江 武彦
Gazette classification:公開公報
Application number (International application number):1992117286
Publication number (International publication number):1993313190
Application date: May. 11, 1992
Publication date: Nov. 26, 1993
Summary:
【要約】【目的】この発明は、問題を引き起こす層間短絡をなくして画素欠陥のない高品位の液晶表示素子が得られる液晶表示素子の製造方法を提供することを目的とする。【構成】この発明の液晶表示素子の製造方法は、絶縁基板1上に複数の表示信号線10と複数の走査信号線2とをそれぞれ交差するように形成し、各交差部にそれぞれスイッチング素子を形成し、このスイッチング素子上にスイッチング素子と電気的に接続される画素電極9を形成する場合、表示信号線と走査信号線との交差部に50V乃至100Vの電圧を1msec以下の時間印加した後、スイッチング素子を形成することにより、上記の目的を達成することが出来る。
Claim (excerpt):
絶縁基板上に複数の表示信号線と複数の走査信号線とをそれぞれ交差するように形成し、各交差部にそれぞれスイッチング素子を形成し、このスイッチング素子上に該スイッチング素子と電気的に接続される画素電極を形成する液晶表示素子の製造方法において、上記表示信号線と上記走査信号線との交差部に50V乃至100Vの電圧を1msec以下の時間印加した後、上記スイッチング素子を形成することを特徴とする液晶表示素子の製造方法。
IPC (3):
G02F 1/136 500 ,  H01L 27/12 ,  H01L 29/784

Return to Previous Page