Pat
J-GLOBAL ID:200903028617899350

電子回路

Inventor:
Applicant, Patent owner:
Agent (1): 則近 憲佑
Gazette classification:公開公報
Application number (International application number):1994142091
Publication number (International publication number):1995131256
Application date: Jun. 24, 1994
Publication date: May. 19, 1995
Summary:
【要約】【目的】 ゲート接地回路とそのバイアス回路を用いない回路規模の小さいカレント・ミラーを含む高周波特性のよい電子回路を提供することを目的とする。【構成】 カレント・ミラ-回路の入力電流が流れるトランジスタのゲートに印加される制御信号の帯域制限用のローパス・フィルタを備え、前記カレント・ミラー回路の入力端子と前記カレント・ミラーを含む電子回路内の他端子との間に容量によりフィード・フォワードの経路を構成する。
Claim (excerpt):
カレント・ミラー回路を含む電子回路において、前記カレント・ミラー回路の入力部を構成するトランジスタと出力部を構成するトランジスタの制御電極間に低周波信号通過手段を配置すると共に、前記カレントミラー回路の入力部の入力端子と前記電子回路の出力段との間に高周波信号通過手段を配置することにより、低周波信号成分の主たる伝送経路と高周波信号成分の主たる伝送経路とを分離したことを特徴とする電子回路
IPC (3):
H03F 1/42 ,  H03F 3/343 ,  H03F 3/345

Return to Previous Page