Pat
J-GLOBAL ID:200903029107353740

コンパレータ

Inventor:
Applicant, Patent owner:
Agent (1): 京本 直樹 (外2名)
Gazette classification:公開公報
Application number (International application number):1996282311
Publication number (International publication number):1998135797
Application date: Oct. 24, 1996
Publication date: May. 22, 1998
Summary:
【要約】【課題】出力トランジスタの飽和を防止し高速なコンパレータを提供する。【解決手段】出力回路3が、出力用のトランジスタQ42とその負荷抵抗R41とを含み、トランジスタQ42の導通状態のコレクタエミッタ間電圧VEBが常時飽和電圧を超えないように負荷抵抗R41を流れる負荷電流IOLを制御するカレントミラー回路4を備える。
Claim (excerpt):
少なくとも1段の差動増幅器を備え第1,第2の入力信号を差動増幅しそれぞれ対応する第1,第2の電圧信号を出力する増幅回路と、前記第1,第2の電圧信号の相互間の所定の差に応答して電流信号を出力する変換回路と、前記電流信号の供給に応答して出力電圧信号を出力する出力回路とを含むコンパレータにおいて、前記出力回路が、出力用のトランジスタとその負荷抵抗とを含みこのトランジスタの導通状態のコレクタエミッタ間電圧が常時前記トランジスタの飽和電圧を超えないように前記負荷抵抗を流れる負荷電流を一定値に制御する電流制御出力手段を備えることを特徴とするコンパレータ。
IPC (3):
H03K 5/08 ,  G01R 19/165 ,  H03F 3/343
FI (3):
H03K 5/08 E ,  G01R 19/165 A ,  H03F 3/343 A
Patent cited by the Patent:
Cited by examiner (1)
  • 特開昭62-018820

Return to Previous Page