Pat
J-GLOBAL ID:200903029144538750
インバータ回路
Inventor:
Applicant, Patent owner:
Agent (1):
折寄 武士 (外1名)
Gazette classification:公開公報
Application number (International application number):1991339674
Publication number (International publication number):1993153738
Application date: Nov. 27, 1991
Publication date: Jun. 18, 1993
Summary:
【要約】【目的】 無負荷時におけるスイッチング用トランジスタ64のオン時間を必要最小限に抑制することにより、トランジスタ64のコレクタ電流を減少させてインバータ回路52の安全を図る。【構成】 トランジスタ64のオフ期間に、帰還コイル76の出力電圧を利用してコンデンサ82を充電する。更に所定の閾値を有するスイッチング手段87とコンデンサ82とを直列接続してトランジスタ64のベース側に繋ぐことにより、スイッチング手段87にベース電圧Vbとコンデンサ82の充電電圧Vcとを加算した電圧を印加する。
Claim (excerpt):
一次側のコイル(66)をオンオフ規制するスイッチング用のトランジスタ(64)と、該トランジスタ(64)のオフ期間中に二次側のコイルにより充電されるコンデンサ(82)と、該コンデンサ(82)と直列に接続される、所定の閾値を有するスイッチング手段(87)とを備え、上記したスイッチング手段(87)は、トランジスタ(64)のオン期間に対応してその値が上昇する制御電圧Vbと上記したコンデンサ(82)の充電電圧Vcとの和電圧の印加によりオンしてコンデンサ(82)を放電可能とするとともに、前記したコンデンサ(82)の放電電流によりトランジスタ(64)のベース電流をバイパスして該トランジスタ(64)をオフ可能としたことを特徴とするインバータ回路。
Return to Previous Page