Pat
J-GLOBAL ID:200903029694190620
薄膜トランジスタ及びその製造方法
Inventor:
,
,
,
Applicant, Patent owner:
Agent (1):
山本 秀策
Gazette classification:公開公報
Application number (International application number):1991213953
Publication number (International publication number):1993055573
Application date: Aug. 26, 1991
Publication date: Mar. 05, 1993
Summary:
【要約】 (修正有)【目的】 薄膜トランジスタにおけるソース電極とドレイン電極との間のリークの発生を抑制することができ、しかも大電流を用いるアクティブマトリクス型表示装置にも使用できるようにする。【構成】 ゲート絶縁膜3が幅方向両側の側面3a、3bを、ゲート絶縁膜3の基板1側の幅方向長さよりもゲート電極4側の幅方向長さの方が短い傾斜面にして形成されている。このため、ゲート電極4側から不純物を注入すると、ゲート絶縁膜3の側面3a、3bの下からゲート絶縁膜3を外れた半導体層2部分にわたってコンタクト領域2a、2bを形成できる。このコンタクト領域2a、2bを介してチャネル領域とソース電極5aの離隔距離、及びチャネル領域とドレイン電極5bの離隔距離がそれぞれ長くなる。
Claim (excerpt):
基板上に、コンタクト領域とチャネル領域とを少なくとも有する半導体層、ゲート絶縁膜及びゲート電極がこの順に積層形成され、ゲート絶縁膜及びゲート電極よりも広幅になした半導体層の幅方向両端部上と少なくとも一部重畳し、かつその重畳部近傍に存在するようになした該コンタクト領域と接してソース電極及びドレイン電極がそれぞれ形成された薄膜トランジスタにおいて、該ゲート絶縁膜が幅方向両側の側面を、ゲート絶縁膜の基板側の幅方向長さよりもゲート電極側の幅方向長さの方が短い傾斜面にして形成され、該側面の少なくとも一部と重畳する半導体層部分とゲート絶縁膜を外れた半導体層部分とにコンタクト領域が設けられ、ゲート絶縁膜下であって該コンタクト領域を避けた半導体層部分にチャネル領域が設けられた薄膜トランジスタ。
IPC (3):
H01L 29/784
, G02F 1/136 500
, H01L 27/12
Patent cited by the Patent: