Pat
J-GLOBAL ID:200903030186091738

スイッチングレギュレータ、DC/DC変換器、およびスイッチングレギュレータを備えたLSIシステム

Inventor:
Applicant, Patent owner:
Agent (1): 前田 弘 (外1名)
Gazette classification:公開公報
Application number (International application number):1999044159
Publication number (International publication number):2000245141
Application date: Feb. 23, 1999
Publication date: Sep. 08, 2000
Summary:
【要約】【課題】 スイッチングレギュレータとして、高い電力変換効率を維持しつつ、突入電流を抑制する。【解決手段】 同期整流方式のスイッチングレギュレータは、電源Vddと接地Vssとの間に直列に配置された第1および第2のスイッチSW1,SW2と、スイッチSW1,SW2のオンオフを制御するスイッチ制御部1と、出力ノード電位Vndを平滑化する平滑回路4とを備えている。制御回路10は第1のスイッチSW1をオンさせている際に、出力ノード電位Vndが突入電流発生を検知するための基準となる第1の基準電位Vr1を下回っていることを信号Sc1が示したときは、第1のスイッチSW1をオフ状態にする。すなわち、第1のスイッチSW1のオン抵抗による電圧降下を利用して突入電流の検知を行うので、突入電流検知のための抵抗素子を設ける必要がない。
Claim (excerpt):
同期整流方式のスイッチングレギュレータであって、第1の電位を供給する第1の電源と前記第1の電位よりも低い第2の電位を供給する第2の電源との間に設けられ、前記第1の電源側から順に、直列に配置された第1および第2のスイッチと、前記第1および第2のスイッチのオンオフを制御するスイッチ制御部と、前記第1のスイッチと前記第2のスイッチとの間の出力ノードの電位を平滑化する平滑回路とを備え、前記スイッチ制御部は、前記第1のスイッチをオン状態にしている場合において、前記出力ノードの電位が、突入電流または過剰電流の発生を検知するための基準となる第1の基準電位を下回っているときには、前記第1のスイッチをオフ状態にするよう構成されていることを特徴とするスイッチングレギュレータ。
F-Term (17):
5H730AA20 ,  5H730BB13 ,  5H730BB57 ,  5H730DD04 ,  5H730EE02 ,  5H730EE08 ,  5H730EE10 ,  5H730EE14 ,  5H730FD01 ,  5H730FF06 ,  5H730FG05 ,  5H730XC09 ,  5H730XX03 ,  5H730XX15 ,  5H730XX26 ,  5H730XX33 ,  5H730XX47
Patent cited by the Patent:
Cited by examiner (5)
Show all

Return to Previous Page