Pat
J-GLOBAL ID:200903030195072754
半導体集積回路
Inventor:
Applicant, Patent owner:
Agent (1):
林 敬之助
Gazette classification:公開公報
Application number (International application number):1991198048
Publication number (International publication number):1993041093
Application date: Aug. 07, 1991
Publication date: Feb. 19, 1993
Summary:
【要約】【目的】 EEPROMの書き込み動作に対しCPUの暴走や外来ノイズなどによって引き起こされる、意図しない書き込み動作を防ぐ。【構成】 書き込み命令確認回路9を設け、CPU等から発せられた書き込み命令信号を受けた後、CPUに対して書き込み動作を本当に実行してよいのかを確認するための通信手段を備え、相互の通信の結果によってCPUが正常動作していることを確認することで、書き込み動作の実行を制御する。【効果】 書き込み動作の実行前に、CPUとの間で通信を行いCPUから発せられた信号パルス列が、正しい意図のもとで発せられたものであるか否かを確認し、その結果に基づいて書き込み動作を制御することで、不揮発性メモリのデータが誤って書き換えられてしまうのを防ぐ。
Claim (excerpt):
電気的に書き換え可能な不揮発性メモリ素子から成る半導体不揮発性メモリ装置において、書き込み動作を実行するための入力信号パルス列を解釈した後、書き込み動作を開始させる前に、書き込み命令を確認するための通信手段を有することを特徴とする半導体集積回路。
IPC (2):
G11C 16/06
, G06F 12/14 310
Patent cited by the Patent:
Return to Previous Page