Pat
J-GLOBAL ID:200903030230702227

半導体装置の製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 船橋 國則
Gazette classification:公開公報
Application number (International application number):1996023933
Publication number (International publication number):1997219514
Application date: Feb. 09, 1996
Publication date: Aug. 19, 1997
Summary:
【要約】【課題】 抵抗値がほぼ均一でかつ低抵抗のシリサイド膜を形成する。【解決手段】 第1工程にてシリコン系材料からなる基体10表面に還元性を有する金属からなる還元金属膜1を形成し、第2工程にて還元金属膜1を除去する。次いで第3工程にて、基体10表面にシリサイド膜3を形成するためのシリサイド用金属膜2を形成し、第4工程にて熱処理により、基体10とシリサイド用金属膜2とをシリサイド化反応させてシリサイド膜3を得る。そして上記第2工程から第3工程までの間を連続して、非酸化性でありかつ非窒化性である雰囲気とする。
Claim (excerpt):
シリコン系材料からなる基体表面にシリサイド膜を形成する半導体装置の製造方法において、前記基体表面に還元性を有する金属からなる還元金属膜を形成する第1工程と、前記還元金属膜を除去する第2工程と、前記基体表面に前記シリサイド膜を形成するためのシリサイド用金属膜を形成する第3工程と、熱処理によって、前記基体と前記シリサイド用金属膜とをシリサイド化反応させて前記シリサイド膜を得る第4工程とを備え、前記第2工程から前記第3工程までの間が連続して非酸化性でありかつ非窒化性である雰囲気であることを特徴とする半導体装置の製造方法。
IPC (2):
H01L 29/78 ,  H01L 21/28 301
FI (2):
H01L 29/78 301 X ,  H01L 21/28 301 D

Return to Previous Page