Pat
J-GLOBAL ID:200903030247699564

情報処理方法および装置

Inventor:
Applicant, Patent owner:
Agent (1): 稲本 義雄 (外1名)
Gazette classification:公開公報
Application number (International application number):1992171746
Publication number (International publication number):1993342024
Application date: Jun. 05, 1992
Publication date: Dec. 24, 1993
Summary:
【要約】【目的】 リセット後に実行するプログラムの変更を容易にする。【構成】 リセット時、リセット信号が遅延回路24,25、ナンド回路26、ノア回路20を介してプログラムメモリ4に供給され、そこに記憶されているフラグF1,F2が読み出される。このフラグF1,F2に対応して、D型フリップフロップ22がセットされ、そのセット状態に対応して、切換回路18,19が制御される。切換回路18と19は、デゴーダ16または17の出力をプログラムメモリ4または5に供給する。リセット時、CPU1はデコーダ16を読み出す。
Claim (excerpt):
複数の記憶手段に異なるプログラムと、そのいずれを実行するかを表わすフラグを記憶しておくとともに、リセット動作時、前記フラグを読み取り、前記フラグに対応して、実行するプログラムを決定することを特徴とする情報処理方法。
IPC (2):
G06F 9/46 340 ,  G06F 9/06 410
Patent cited by the Patent:
Cited by examiner (12)
  • 特開平3-040050
  • 特開平2-130633
  • 特開昭63-262739
Show all

Return to Previous Page