Pat
J-GLOBAL ID:200903030628354660
表示装置
Inventor:
,
,
,
Applicant, Patent owner:
Gazette classification:公開公報
Application number (International application number):1996101856
Publication number (International publication number):1997270518
Application date: Apr. 01, 1996
Publication date: Oct. 14, 1997
Summary:
【要約】【目的】 アクティブマトリクス型の表示装置において、高耐圧を有する薄膜トランジスタで回路を構成する。【構成】 Nチャネル型の薄膜トランジスタにおいて、チャネル形成領域102内にN型の領域104と106と107を配置する。このようにすることで、ゲイト電極に負の電圧を印加したOFF動作時には、109で示される経路でOFF電流が流れる。一方、ゲイト電極に正の電圧を印加したON動作時には、111で示される経路でON電流が流れる。このような構成の薄膜トランジスタをアクティブマトリクス型の液晶表示装置の高耐圧が要求される部分に配置する。
Claim (excerpt):
アクティブマトリクス回路と周辺駆動回路とが同一基板上に集積化された構成を有し、前記アクティブマトリクス回路に配置された薄膜トランジスタと前記周辺駆動回路に配置された薄膜トランジスタとは本質的に動作原理が異なることを特徴とする表示装置。
FI (2):
H01L 29/78 612 B
, H01L 29/78 613 A
Return to Previous Page