Pat
J-GLOBAL ID:200903030826248469
薄膜トランジスタ
Inventor:
Applicant, Patent owner:
Agent (1):
杉村 次郎
Gazette classification:公開公報
Application number (International application number):1992317997
Publication number (International publication number):1994151852
Application date: Nov. 04, 1992
Publication date: May. 31, 1994
Summary:
【要約】【目的】 オフセット構造の薄膜トランジスタにおいて、微細なオフセット部を容易に且つ高精度に形成する。【構成】 ポリシリコン薄膜12上に第1のゲート絶縁膜13、第1のゲート電極14、第2のゲート絶縁膜15および第2のゲート電極16がこの順で形成されている。チャネル領域12aとソース・ドレイン領域12bの境界面と第1のゲート電極14の端面との面方向の距離L1は、両ゲート絶縁膜13、15の膜厚T1、T2の和よりもある程度大きくなっている。したがって、オフセット部は、チャネル領域12aとソース・ドレイン領域12bの境界面の部分と第2のゲート電極16との間に存在する両ゲート絶縁膜13、15の部分となる。両ゲート絶縁膜13、15の膜厚T1、T2は、成膜時間等を制御することにより、容易にかつ正確に制御することができ、したがって微細なオフセット部を容易に且つ高精度に形成することができる。
Claim (excerpt):
チャネル領域の両側にソース・ドレイン領域が形成された半導体薄膜とゲート電極との間にゲート絶縁膜を設けた薄膜トランジスタにおいて、前記ゲート電極を前記チャネル領域の中央部と対向する第1のゲート電極部と前記チャネル領域と前記ソース・ドレイン領域の境界面の部分と対向する第2のゲート電極部とによって構成し、且つ前記チャネル領域と前記ソース・ドレイン領域の境界面と前記第1のゲート電極部の端面との面方向の距離を前記チャネル領域と前記ソース・ドレイン領域の境界面の部分と前記第2のゲート電極部との間に存在する前記ゲート絶縁膜の膜厚よりも大きくしたことを特徴とする薄膜トランジスタ。
Return to Previous Page