Pat
J-GLOBAL ID:200903031684257780

半導体装置の製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 松隈 秀盛
Gazette classification:公開公報
Application number (International application number):1997053606
Publication number (International publication number):1998256188
Application date: Mar. 07, 1997
Publication date: Sep. 25, 1998
Summary:
【要約】 (修正有)【課題】 簡潔な方法によって信頼性の高い微細の半導体素子を有する半導体装置を製造することができるようにする。【解決手段】 半導体素子の所定の半導体領域上にシリサイド層が形成され、他の所定部に素子分離絶縁層等の絶縁層が形成される半導体装置の製造方法であり、その半導体基板上に、第1のシリコン層を、半導体基板表面の上記シリサイド層を形成する部分に直接接触させ、かつ上記絶縁層の形成部分においては排除されたパターンに形成する工程と、上記絶縁層の形成部以外に耐酸化マスク層を形成する工程と、この耐酸化マスク層をマスクとして半導体基板に対して酸化選択的に酸化を行って上記絶縁層の形成を行う酸化処理工程と、上記耐酸化マスク層を除去する工程と、第1のシリコン層上を覆って金属層を形成する工程と、第1のシリコン層と上記金属層とを反応させてシリサイド層39を形成する熱処理工程より成る。
Claim (excerpt):
半導体基板に形成される半導体素子の所定の半導体領域上にシリサイド層が形成され、他の所定部に絶縁層が形成される半導体装置の製造方法において、上記半導体基板上に、第1のシリコン層を、上記半導体基板表面の上記シリサイド層を形成する部分に直接接触させ、かつ上記絶縁層の形成部分においては排除されたパターンに形成する工程と、上記絶縁層の形成部以外に耐酸化マスク層を形成する工程と、該耐酸化マスク層をマスクとして上記半導体基板に対して選択的酸化を行って上記所定部に上記絶縁層の形成を行う酸化処理工程と、上記耐酸化マスク層を除去する工程と、上記第1のシリコン層上を覆って金属層を形成する工程と、上記第1のシリコン層と上記金属層とを反応させてシリサイド層を形成する熱処理工程と、上記金属層の、上記第1のシリコン層との反応がなされていない部分をエッチング除去する工程とを採って上記所定の半導体領域に少なくとも一部が連接するシリサイド層を形成することを特徴とする半導体装置の製造方法。
IPC (3):
H01L 21/28 301 ,  H01L 21/3205 ,  H01L 29/78
FI (3):
H01L 21/28 301 T ,  H01L 21/88 Q ,  H01L 29/78 301 R
Patent cited by the Patent:
Cited by examiner (3)

Return to Previous Page