Pat
J-GLOBAL ID:200903032206882950
レベル生成装置
Inventor:
,
,
,
,
Applicant, Patent owner:
Agent (3):
河宮 治
, 石野 正弘
, 川端 純市
Gazette classification:公開公報
Application number (International application number):2005073274
Publication number (International publication number):2006261790
Application date: Mar. 15, 2005
Publication date: Sep. 28, 2006
Summary:
【課題】 100V超の高耐圧素子を用い、かつ容量性負荷を駆動させる場合でも、ハイレベルとミドルレベルの間の電位差を高耐圧素子の耐圧の範囲内で、自由に設定することを目的とする。【解決手段】 各ドレインが出力端子4に接続された、ハイレベルトランジスタ6とミドルレベルトランジスタ7とロウレベルトランジスタ8の3個のトランジスタを有し、それぞれオン時にハイレベル、ミドルレベル、ロウレベルを出力する。さらにミドルレベルトランジスタ7と出力端子4の間に、カソードが出力端子4に接続された逆流防止ダイオード29を備える。【選択図】図1
Claim (excerpt):
複数の異なった電位レベルの一つを選択し、選択した電位レベルに対応する信号を共通出力端に出力する装置であって、
所定のハイレベルを供給するハイレベル供給源と、
所定のロウレベルを供給するロウレベル供給源と、
前記ハイレベルと前記ロウレベルの間のミドルレベルを供給するミドルレベル供給源と、
前記ハイレベル供給源と前記共通出力端の間に接続され、導通または非導通の状態を呈する第1スイッチ手段と、
前記ロウレベル供給源と前記共通出力端の間に接続され、導通または非導通の状態を呈する第2スイッチ手段と、
前記ミドルレベル供給源と前記共通出力端の間に接続され、導通または非導通の状態を呈する第3スイッチ手段と、
前記第1スイッチ手段と、前記第2スイッチ手段と、前記第3スイッチ手段のいずれか一つを導通にするスイッチ制御信号生成手段と、
前記第3スイッチ手段と前記共通出力端の間に接続され、前記共通出力端から前記ミドルレベル供給源への逆流を防止する逆流防止手段、とを有することを特徴とするレベル生成装置。
IPC (3):
H03K 17/30
, H03K 19/20
, H03K 19/017
FI (3):
H03K17/30 J
, H03K19/20 101
, H03K19/00 101F
F-Term (47):
5J042BA13
, 5J042CA00
, 5J042CA05
, 5J042CA07
, 5J042CA25
, 5J042CA27
, 5J042DA04
, 5J055AX45
, 5J055BX45
, 5J055DX13
, 5J055DX14
, 5J055DX22
, 5J055DX72
, 5J055DX83
, 5J055EX02
, 5J055EY10
, 5J055EY12
, 5J055EY21
, 5J055EZ07
, 5J055EZ16
, 5J055EZ20
, 5J055EZ25
, 5J055EZ62
, 5J055EZ66
, 5J055FX12
, 5J055FX13
, 5J055FX17
, 5J055FX33
, 5J055FX37
, 5J055GX01
, 5J055GX02
, 5J055GX04
, 5J056AA04
, 5J056AA11
, 5J056BB58
, 5J056CC00
, 5J056CC12
, 5J056CC21
, 5J056DD13
, 5J056DD29
, 5J056DD51
, 5J056DD55
, 5J056FF10
, 5J056GG09
, 5J056GG13
, 5J056GG14
, 5J056KK01
Patent cited by the Patent:
Cited by applicant (1)
-
3値出力回路
Gazette classification:公開公報
Application number:特願平5-258687
Applicant:富士通株式会社, 富士通ヴィエルエスアイ株式会社
Return to Previous Page