Pat
J-GLOBAL ID:200903032483694320

メモリバス変換装置及び情報処理システム

Inventor:
Applicant, Patent owner:
Agent (1): 佐藤 幸男
Gazette classification:公開公報
Application number (International application number):2004332796
Publication number (International publication number):2006146390
Application date: Nov. 17, 2004
Publication date: Jun. 08, 2006
Summary:
【課題】 動作速度やアクセス方法の異なる半導体メモリどうしを接続すること。【解決手段】 アドレス変換部21は、バス7から受け入れるアドレス信号SIG20をROM5へ送出し、信号変換部20は、バス7から受け入れる制御信号SIG21をROM5へ送出するROMリード信号SIG27に変換し、記憶部22は、ROM5から受け入れるデータを一時保持し、出力制御部23は、記憶部22が格納するデータを読み出して、SDRAM3の制御プロトコルに基づくデータを出力する。【選択図】 図2
Claim (excerpt):
一方のバスに第一のメモリが、他方のバスに前記第一のメモリと異なる制御プロトコルに基づく第二のメモリが接続されるバス変換装置であって、 前記一方のバスから受け入れるアドレス情報を前記第二のメモリに送出するアドレス情報に変換するアドレス変換部と、 前記一方のバスから受け入れる制御信号を前記第二のメモリに送出する制御信号に変換する信号変換部と、 前記第二のメモリから受け入れるデータを一時保持する記憶部と、 前記記憶部が格納するデータを読み出して、前記第一のメモリの制御プロトコルに基づくデータを出力する出力制御部とを備えることを特徴とするメモリバス変換装置。
IPC (3):
G06F 13/16 ,  G06F 12/04 ,  G06F 13/36
FI (3):
G06F13/16 510C ,  G06F12/04 510B ,  G06F13/36 320A
F-Term (5):
5B060MB03 ,  5B060MB08 ,  5B060MM01 ,  5B061FF04 ,  5B061FF05
Patent cited by the Patent:
Cited by applicant (1)

Return to Previous Page