Pat
J-GLOBAL ID:200903033097368610
パイプライン接続型アナログ-ディジタル変換器における効率的な誤差補正
Inventor:
Applicant, Patent owner:
Agent (1):
山川 政樹
Gazette classification:公表公報
Application number (International application number):2000523760
Publication number (International publication number):2001525627
Application date: Oct. 29, 1998
Publication date: Dec. 11, 2001
Summary:
【要約】 本発明は、N+1個のパイプライン接続型アナログ-ディジタル変換器によって生成されたN個のディジタルワードの誤差を補正するための方法及び装置を開示する。本発明の方法は、(1)該N個のディジタルワードをN群のパイプラインレジスタによって同期化するステップと;(2)調整値に基づいてインクリメント演算またはデクリメント演算を実行することにより、同期化された該N個のディジタルワードを補正する補正ステップとを具備したものである。
Claim (excerpt):
N+1個のパイプライン接続型アナログ-ディジタル変換器により生成されるN個のディジタルワードの誤差を補正するための回路において: 該N個のディジタルワードを同期化するためのN群のパイプラインレジスタと; 該N群のパイプラインレジスタに接続されていて、調整値に基づいてインクリメント演算またはデクリメント演算を実行することにより、同期化された該N個のディジタルワードを各々補正するためのN個の補正回路と;を具備したことを特徴とする回路。
F-Term (8):
5J022AA15
, 5J022AB01
, 5J022AC04
, 5J022BA01
, 5J022BA06
, 5J022CA10
, 5J022CB06
, 5J022CE08
Return to Previous Page