Pat
J-GLOBAL ID:200903033936692401
基準遅延発生装置及びこれを用いた電子装置
Inventor:
Applicant, Patent owner:
Agent (1):
伊東 忠彦 (外2名)
Gazette classification:公開公報
Application number (International application number):1991238421
Publication number (International publication number):1993003423
Application date: Sep. 18, 1991
Publication date: Jan. 08, 1993
Summary:
【要約】【目的】 非同期動作でき、高安定、高精度な遅延を与えることができる基準遅延発生装置を提供することを目的とする。【構成】 縦続接続された可変遅延時間を有する複数の遅延素子(E)を有し、基準クロック(ECK)を受けて、これを遅延させた遅延クロック(DCK)を出力する遅延ユニットと、前記基準クロックと前記遅延クロックとの位相差を検出し、この位相差を90°の整数倍に設定する制御信号を生成して前記複数の遅延素子に出力する制御手段(PDD,CT;PLL)とを設けて構成する。
Claim (excerpt):
縦続接続された可変遅延時間を有する複数の遅延素子(E)を有し、基準クロック(ECK)を受けて、これを遅延させた遅延クロック(DCK)を出力する遅延ユニットと、前記基準クロックと前記遅延クロックとの位相差を検出し、この位相差を90°の整数倍に設定する制御信号を生成して前記複数の遅延素子に出力する制御手段(PDD,CT;PLL)とを有することを特徴とする基準遅延発生装置。
Patent cited by the Patent:
Cited by examiner (7)
Show all
Return to Previous Page