Pat
J-GLOBAL ID:200903034181728865
薄膜トランジスタの製造方法
Inventor:
,
,
Applicant, Patent owner:
Agent (1):
小森 久夫
Gazette classification:公開公報
Application number (International application number):1991218722
Publication number (International publication number):1993055258
Application date: Aug. 29, 1991
Publication date: Mar. 05, 1993
Summary:
【要約】 (修正有)【目的】薄膜トランジスタを作製するプロセスにおいて、イオン注入時のチャージアップを低減し、不純物分布の均一性を向上させる。【構成】不純物イオン注入前に、不純物イオンの注入部以外の部分に、導電性の薄膜2を形成するとともに、この導電性薄膜2を接地端子または一定の電位端子と接続し、絶縁性基板1に蓄積されたチャージを逃がす。
Claim (excerpt):
絶縁性基板上に作製した薄膜トランジスタのソース、ドレインおよび低抵抗を必要とする部分に不純物イオンを注入する工程を有する薄膜トランジスタの製造方法において、前記不純物イオン注入前に、不純物イオンの注入部以外の部分に、導電性の薄膜を形成するとともに、この導電性薄膜を接地端子または一定の電位端子と接続することを特徴とする薄膜トランジスタの製造方法。
IPC (4):
H01L 21/336
, H01L 29/784
, H01L 21/265
, H01L 27/12
FI (2):
H01L 29/78 311 P
, H01L 21/265 N
Return to Previous Page