Pat
J-GLOBAL ID:200903034619745288

多重伝送装置、多重伝送方法及び多重伝送制御用ソフトウェアを記録した記憶媒体

Inventor:
Applicant, Patent owner:
Agent (1): 伊東 忠彦
Gazette classification:公開公報
Application number (International application number):2001182312
Publication number (International publication number):2002077091
Application date: Jun. 15, 2001
Publication date: Mar. 15, 2002
Summary:
【要約】【課題】 超高速信号伝送に適する多重伝送装置、多重伝送方法及び多重伝送制御用ソフトウェアを記録した記憶媒体を提供するとともに超高速伝送に要求されるチャネル識別機能を低コストで実現することを目的とする。【解決手段】 送信装置には送信側同期信号を生成する制御パルス発生回路30とチャネル毎に位相がずれるように低速フレーム信号を出力するタイミングを制御する送信側同期回路10とチャネル毎の信号を時分割多重処理して高速フレーム信号を生成する多重回路20とを設け、受信装置には高速フレーム信号を分離して複数チャネルの低速フレームの信号を生成する分離回路50と分離された低速フレーム信号を処理してチャネル毎に低速フレームに同期した受信側同期信号を生成する低速フレーム同期回路60と分離された複数チャネルの低速フレーム信号出力を予め定めた複数チャネルの各端子に接続するスイッチ70と複数の受信側同期信号に基づいてスイッチを制御するスイッチ制御回路90とを設けた。
Claim (excerpt):
複数チャネルのそれぞれから低速フレームの信号を並列に入力し、入力した信号を時分割多重処理した結果を高速フレームの信号として出力する送信装置を備える多重伝送装置において、送信側同期信号を生成する制御パルス発生回路と、前記制御パルス発生回路が出力する送信側同期信号に同期して、チャネル毎に位相がずれるように前記低速フレームの信号を出力するタイミングを制御する送信側同期回路と、前記送信側同期回路を通って出力されるチャネル毎の低速フレームの信号を時分割多重処理して高速フレームの信号を生成する多重回路とを前記送信装置に設けたことを特徴とする多重伝送装置。
IPC (4):
H04J 3/00 ,  H04J 3/04 ,  H04J 3/06 ,  H04L 7/08
FI (4):
H04J 3/00 U ,  H04J 3/04 Z ,  H04J 3/06 A ,  H04L 7/08 A
F-Term (12):
5K028AA07 ,  5K028KK01 ,  5K028KK03 ,  5K028NN01 ,  5K028SS24 ,  5K028SS28 ,  5K047AA16 ,  5K047CC02 ,  5K047HH01 ,  5K047HH04 ,  5K047MM27 ,  5K047MM53

Return to Previous Page