Pat
J-GLOBAL ID:200903035176779849
集積回路薄膜トランジスタデバイスの製造方法
Inventor:
Applicant, Patent owner:
Agent (1):
三俣 弘文 (外1名)
Gazette classification:公開公報
Application number (International application number):2002053546
Publication number (International publication number):2002324931
Application date: Feb. 28, 2002
Publication date: Nov. 08, 2002
Summary:
【要約】【課題】 優れたトランジスタ性能を示し、かつ、特別な製造方法又は特別なトランジスタ構造の何れも不要なフルオレン系有機半導体材料を提供する。【解決手段】 前記課題は、半導体層が、2000未満の分子量を有し、かつ1〜10個のフルオレン環ユニットからなるフルオレンオリゴマーである薄膜トランジスタデバイスにより解決される。これらのオリゴマーは簡単な蒸着により堆積させ、例えば、高移動度などのような所望の半導体特性を得ることが出来る。
Claim (excerpt):
基板上に形成された複数個の薄膜電界効果トランジスタからなり、前記複数個の薄膜電界効果トランジスタは各々、ソース電極と、ドレイン電極と、ゲート電極と有機半導体活性層とからなる、集積回路薄膜トランジスタデバイスの製造方法において、前記有機半導体活性層は、前記基板上にフルオレンオリゴマーの薄膜を蒸着させることにより形成され、前記フルオレンオリゴマーは、2000未満の分子量を有し、かつ、1個〜10個のフルオレン環ユニットから構成されている、ことを特徴とする集積回路薄膜トランジスタデバイスの製造方法。
IPC (2):
FI (2):
H01L 29/28
, H01L 29/78 618 B
F-Term (25):
5F110AA30
, 5F110BB04
, 5F110CC01
, 5F110CC03
, 5F110CC07
, 5F110DD01
, 5F110DD02
, 5F110DD05
, 5F110DD13
, 5F110EE01
, 5F110EE02
, 5F110EE03
, 5F110EE04
, 5F110EE07
, 5F110EE08
, 5F110EE09
, 5F110EE14
, 5F110FF01
, 5F110FF02
, 5F110FF03
, 5F110FF27
, 5F110FF28
, 5F110GG05
, 5F110GG28
, 5F110GG42
Patent cited by the Patent:
Cited by examiner (2)
-
有機トランジスタ及びその製造方法
Gazette classification:公開公報
Application number:特願2000-402664
Applicant:株式会社東芝
-
特許第3865406号
Return to Previous Page