Pat
J-GLOBAL ID:200903035260812703

FETおよびコンパレータ並びに差動増幅器

Inventor:
Applicant, Patent owner:
Agent (1): 井内 龍二
Gazette classification:公開公報
Application number (International application number):1998053066
Publication number (International publication number):1999251881
Application date: Mar. 05, 1998
Publication date: Sep. 17, 1999
Summary:
【要約】【課題】 オフセット電圧等の動作点の調整が可能なFETを、集積度等に悪影響を与えることなく実現し、簡単な構成でのヒステリシスコンパレータの実現や、動作点特性を容易に調整できる差動増幅器等の実現を可能にする。【解決手段】 ゲート電極Gに対して間に酸化膜Thを介して対向し、オフセット電圧を調整するための調整電圧が印加される調整電極Lalを装備する。
Claim (excerpt):
ゲート電極に対して間に非導電層を介して対向し、オフセット電圧を調整するための調整電圧が印加される調整電極を備えていることを特徴とするFET。
IPC (2):
H03K 5/08 ,  G01R 19/165
FI (2):
H03K 5/08 E ,  G01R 19/165 A

Return to Previous Page