Pat
J-GLOBAL ID:200903035469142020

半導体集積回路装置の製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 清水 守 (外2名)
Gazette classification:公開公報
Application number (International application number):1993056258
Publication number (International publication number):1994268098
Application date: Mar. 17, 1993
Publication date: Sep. 22, 1994
Summary:
【要約】【目的】 一括して半導体素子の位置合せが可能であり、しかも実装工程中において不良半導体素子の取り換えができる半導体集積回路装置の製造方法を提供する。【構成】 半導体素子を直接基板上へ埋め込み、平面配線により相互接続を行う半導体集積回路装置の製造方法において、半導体素子11の端子電極12にバンプ13を形成する工程と、半導体素子11を補助基板14と位置合せして仮止めする工程と、半導体素子11を実装基板21上に接着固定する工程と、補助基板14を取り除いて、半導体素子11を樹脂25により平坦化し、半導体素子11への平面配線を行う工程とを施す。
Claim (excerpt):
半導体素子を直接基板上へ埋め込み、平面配線により相互接続を行う半導体集積回路装置の製造方法において、(a)半導体素子の端子電極にバンプを形成する工程と、(b)前記半導体素子を補助基板と位置合せして仮止めする工程と、(c)前記半導体素子を実装基板上に接着固定する工程と、(d)前記補助基板を取り除いて、前記半導体素子を樹脂により平坦化し、前記半導体素子への平面配線を行う工程とを施すことを特徴とする半導体集積回路装置の製造方法。
IPC (2):
H01L 23/12 ,  H01L 21/60 321

Return to Previous Page