Pat
J-GLOBAL ID:200903036284862171

疑似乱数雑音発生装置

Inventor:
Applicant, Patent owner:
Agent (1): 井出 直孝
Gazette classification:公開公報
Application number (International application number):1994323001
Publication number (International publication number):1996181679
Application date: Dec. 26, 1994
Publication date: Jul. 12, 1996
Summary:
【要約】【目的】 系列をシフトさせるためにマスクを用いずに直接所望のオフセット値を使用する。【構成】 自走式Nビットバイナリカウンタの積算値とラッチされたオフセット値とによりアドレスされる2の冪乗長の疑似乱数雑音系列を擁するROMルックアップテーブルを用いることにより、出力される疑似乱数雑音系列のオフセット調整は、ラッチされたオフセット値を所望値に直接変更することによりなされる。かくして、マスク計算は一切不要となる。【効果】 演算速度を高速化することができる。回路規模を縮小することができる。
Claim (excerpt):
所定長の疑似乱数雑音(PN)系列を表すビット信号がそのアドレスにランダムな順序で記録された大型メモリと、このメモリのアドレス入力に周期的なアドレス信号を与えるアドレス発生回路とを備え、実質的に疑似乱数雑音を発生させる疑似乱数雑音発生装置において、前記アドレス入力にオフセット値を加算する手段を設けたことを特徴とする疑似乱数雑音発生装置。
IPC (3):
H04J 13/00 ,  H04B 7/26 ,  H04L 7/00
FI (2):
H04J 13/00 A ,  H04B 7/26 Z
Patent cited by the Patent:
Cited by examiner (2)
  • 特開平2-277329
  • 特開昭62-092525

Return to Previous Page