Pat
J-GLOBAL ID:200903036310403423

電源回路

Inventor:
Applicant, Patent owner:
Agent (1): 滝本 智之 (外1名)
Gazette classification:公開公報
Application number (International application number):1995253163
Publication number (International publication number):1997098573
Application date: Sep. 29, 1995
Publication date: Apr. 08, 1997
Summary:
【要約】【目的】 起動時およびモード切換え時にソフトスタートがきかなくても過電流を抑制し、安全性、信頼性を向上させた電源回路を提供することを目的とする。【構成】 トランスのリセットを検出する第1の検出手段と、前記トランスに流れる電流を制御するスイッチ手段と、前記スイッチ手段に流れる電流を検出する第2の検出手段と、前記スイッチ手段に流れる電流が所定値を超えた場合に前記スイッチ手段に流れる電流を抑制する制御手段5と、前記第1の検出手段でトランスのリセットが検出できない場合に前記第2の検出手段にバイアス電圧を加える手段を備えた構成を有する。
Claim (excerpt):
トランスと、前記トランスのリセットを検出する第1の検出手段と、前記トランスに流れる電流を制御するスイッチ手段と、前記スイッチ手段に流れる電流を検出する第2の検出手段と、前記スイッチ手段に流れる電流が所定値を超えた場合に前記スイッチ手段に流れる電流を抑制する制御手段と、前記第1の検出手段でトランスのリセットが検出できない場合に前記第2の検出手段にバイアス電圧を加える手段を備えたことを特徴とする電源回路。
IPC (3):
H02M 3/338 ,  H02M 3/28 ,  H04N 5/63
FI (4):
H02M 3/338 A ,  H02M 3/28 C ,  H02M 3/28 V ,  H04N 5/63 Z

Return to Previous Page