Pat
J-GLOBAL ID:200903036867862471

液晶駆動回路

Inventor:
Applicant, Patent owner:
Agent (1): 京本 直樹 (外2名)
Gazette classification:公開公報
Application number (International application number):1992020824
Publication number (International publication number):1993216437
Application date: Feb. 06, 1992
Publication date: Aug. 27, 1993
Summary:
【要約】【目的】液晶駆動回路において、階調基準電源の選択を選択信号の上位ビットと下位ビットで別々にデコードすることにより、素子数を減らし配線性を良くし、よりチップサイズを小さくすること。【構成】複数個用意された階調基準電源から任意の二つの階調基準電源を選択するためのCMOSトランジスタ・スイッチ群SW0,SW1,...,SW7と、この選択された二つの階調基準電源を抵抗分割して生成した第2の階調基準電源を任意に選択できるCMOSトランジスタ・スイッチ群SW8,SW9,SW10,SW11で構成されている。
Claim (excerpt):
複数個用意された第1の階調基準電源のうち任意の二つの階調基準電源を選択する第1のCMOSトランジスタスイッチ群と、前記スイッチ群において選択された二つの階調基準電源を抵抗分割して生成された第2の階調基準電源を任意に選択できる第2のCMOSトランジスタスイッチ群とを備えたことを特徴とする液晶駆動回路。
IPC (2):
G09G 3/36 ,  G02F 1/133 575
Patent cited by the Patent:
Cited by examiner (1)
  • 特公昭62-028725

Return to Previous Page