Pat
J-GLOBAL ID:200903036896790374

半導体装置およびその製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 深見 久郎 (外3名)
Gazette classification:公開公報
Application number (International application number):1993324664
Publication number (International publication number):1995183527
Application date: Dec. 22, 1993
Publication date: Jul. 21, 1995
Summary:
【要約】【目的】 TFT(薄膜トランジスタ)のしきい値電圧が上昇または下降する方向に変動するのを有効に抑制する。【構成】 TFTのソース/ドレイン領域1bおよびチャネル領域1aを構成するポリシリコン膜1とほぼ同一平面上にポリシリコン膜1と所定の間隔を隔ててゲート電極以外に導電体層6を形成する。そして、その導電体層6に所定の電位を印加する。
Claim (excerpt):
薄膜トランジスタを有する半導体装置であって、前記薄膜トランジスタのソース/ドレイン領域およびチャネル領域を構成する半導体層と、前記半導体層とほぼ同一平面上に前記半導体層と所定の間隔を隔てて形成され、所定の電位が印加される導電層と、前記半導体層の表面上にゲート絶縁層を介して形成されたゲート電極とを備えた、半導体装置。
IPC (3):
H01L 29/786 ,  H01L 21/8244 ,  H01L 27/11
FI (2):
H01L 29/78 311 X ,  H01L 27/10 381
Patent cited by the Patent:
Cited by examiner (8)
  • 特開昭62-298162
  • 特開昭62-298162
  • 薄膜トランジスタの製造方法
    Gazette classification:公開公報   Application number:特願平3-168562   Applicant:富士通株式会社
Show all

Return to Previous Page