Pat
J-GLOBAL ID:200903037602159805

コンパレータ

Inventor:
Applicant, Patent owner:
Agent (1): 佐野 静夫
Gazette classification:公開公報
Application number (International application number):1993236010
Publication number (International publication number):1995092203
Application date: Sep. 22, 1993
Publication date: Apr. 07, 1995
Summary:
【要約】【目的】 差動出力の立下り、立上りが直線的で、入力信号周波数によるデューティーのズレが生じにくく、高速化できるコンパレータを得る。【構成】 差動回路1を構成する差動対のトランジスタQ1とその負荷であるカレントミラー回路の入力側のトランジスタQ4のコレクタ間にダイオードD1を接続し、そのダイオードD1とトランジスタQ1の接続点Aと出力点B間にダイオードD2、D3、D4を接続する。
Claim (excerpt):
差動対を成す第1、第2トランジスタと、第1トランジスタのコレクタに入力側が接続され第2トランジスタのコレクタに出力側が接続されたカレントミラー回路と、前記第1、第2トランジスタのコレクタ間に接続された第1の一方向導電手段と、前記第1、第2トランジスタのコレクタ間に前記第1の一方向導電手段とは逆極性で接続された第2の一方向導電手段と、前記第2トランジスタのコレクタに接続された出力手段とから成ることを特徴とするコンパレータ。
IPC (2):
G01R 19/165 ,  H03K 5/08
Patent cited by the Patent:
Cited by examiner (5)
  • 特開昭59-147517
  • 特開昭59-147517
  • 特開昭64-005217
Show all

Return to Previous Page