Pat
J-GLOBAL ID:200903037976833208

電界効果トランジスタ及びその製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 菅野 中
Gazette classification:公開公報
Application number (International application number):1992293267
Publication number (International publication number):1994151841
Application date: Oct. 30, 1992
Publication date: May. 31, 1994
Summary:
【要約】【目的】 ゲート電極の真下及び側面にチャネル領域を有する電界効果トランジスタにおいて、ゲート電極側面の半導体領域のしきい値電圧制御性を向上させ、デバイス設計の自由度を増大させる。【構成】 半導体基板3上のゲート電極1と半導体領域12,13との界面に、多層膜構造のゲート側壁絶縁膜4,6,7を有する。側壁絶縁膜4,6,7の材料及び層の厚みを設計することにより、側面半導体領域12,13の不純物濃度を変化させずに、その領域のしきい値電圧,ドレイン電流,ホットキャリア発生量を制御する。
Claim (excerpt):
ゲート電極の側面に側壁絶縁膜を有する電界効果トランジスタであって、側壁絶縁膜は、トランジスタのチャネルが形成される半導体領域とゲート電極の側面との界面に設けられ、異種材料からなる2以上の積層膜であることを特徴とする電界効果トランジスタ。

Return to Previous Page