Pat
J-GLOBAL ID:200903038051977109

データアクイジション装置

Inventor:
Applicant, Patent owner:
Agent (1): 松隈 秀盛
Gazette classification:公開公報
Application number (International application number):1992023965
Publication number (International publication number):1993227080
Application date: Feb. 10, 1992
Publication date: Sep. 03, 1993
Summary:
【要約】【目的】 A/D変換器に供給する受信バースト信号のレベルを適正レベルと成るように制御でき、受信バースト信号の搬送波周波数が異なっても、データ取得が可能であり、しかも、データ取得の開始点を任意に設定できるようにする。【構成】 受信バースト信号をゲイン制御増幅器1に供給し、その出力信号及びサンプリングクロック信号をA/D変換器5に供給する。A/D変換器5の出力信号をビットシフタ9に供給し、その出力信号を正規化回路に供給する。そして、A/D変換器5への入力信号のレベルをサンプリングクロック信号毎に検出して、その入力信号のレベルが最適となるようにゲイン制御増幅器1のゲインをサンプリングクロック信号毎に制御すると共に、受信バースト信号のゲイン増幅器1によるレベル変化を略補償するようにビットシフタ9のビットシフト量をサンプリングクロック信号毎に制御する。
Claim (excerpt):
受信バースト信号が供給されるゲイン制御増幅器と、該ゲイン制御増幅器の出力信号及びサンプリングクロック信号が供給されるA/D変換器と、該A/D変換器の出力信号が供給される第1のビットシフタと、該第1のビットシフタの出力信号が供給される正規化回路とを有し、上記A/D変換器への入力信号のレベルを上記サンプリングクロック信号毎に検出して、該入力信号のレベルが最適となるように上記ゲイン制御増幅器のゲインを上記サンプリングクロック信号毎に制御すると共に、上記受信バースト信号の上記ゲイン増幅器によるレベル変化を略補償するように上記第1のビットシフタのビットシフト量を上記サンプリングクロック信号毎に制御することを特徴とするデータアクイジション装置。
IPC (4):
H04B 7/26 102 ,  H04B 7/005 ,  H04J 3/00 ,  H04L 27/01

Return to Previous Page