Pat
J-GLOBAL ID:200903038200012456
半導体装置及びその製造方法
Inventor:
,
Applicant, Patent owner:
Agent (1):
小池 晃 (外2名)
Gazette classification:公開公報
Application number (International application number):1999018745
Publication number (International publication number):2000223439
Application date: Jan. 27, 1999
Publication date: Aug. 11, 2000
Summary:
【要約】【課題】 薬液洗浄によりゲート電極に用いる高融点金属を腐食させずに半導体装置を製造する。【解決手段】 ゲート酸化膜2上に、ポリシリコン膜3、窒化タングステン膜4、タングステン膜5を順次成膜した後、エッチングしてゲート電極を形成する。続いて、タングステン膜5を腐食させる溶液による洗浄工程の前に、形成したタングステン膜5の側壁を窒化させて、窒化保護膜5aを形成する。
Claim (excerpt):
側壁が窒化された高融点金属膜を含むゲート電極を備える半導体装置。
IPC (2):
H01L 21/28 301
, H01L 21/28
FI (2):
H01L 21/28 301 R
, H01L 21/28 K
F-Term (24):
4M104BB01
, 4M104BB13
, 4M104BB14
, 4M104BB16
, 4M104BB17
, 4M104BB18
, 4M104BB33
, 4M104DD04
, 4M104DD06
, 4M104DD09
, 4M104DD44
, 4M104DD65
, 4M104DD67
, 4M104DD72
, 4M104DD79
, 4M104DD86
, 4M104DD89
, 4M104DD91
, 4M104EE03
, 4M104EE17
, 4M104FF13
, 4M104FF18
, 4M104GG14
, 4M104HH16
Return to Previous Page