Pat
J-GLOBAL ID:200903038975049747

埋め込み導電層の形成方法

Inventor:
Applicant, Patent owner:
Agent (1): 柏谷 昭司 (外1名)
Gazette classification:公開公報
Application number (International application number):1995169537
Publication number (International publication number):1997022907
Application date: Jul. 05, 1995
Publication date: Jan. 21, 1997
Summary:
【要約】【目的】 埋め込み導電層の形成方法に関し、埋め込みCu配線層を形成する際に、インキュベーションタイムを短くし、且つ、Cuに対するバリヤ性を高める。【構成】 絶縁層2に凹部3を形成したのち、バリヤメタル層4及び酸素濃度の低いTiN層5を順次形成し、次いで、化学気相成長法を用いてCu層6を堆積させて凹部3を埋め込み、次いで、バリヤメタル層4、酸素濃度の低いTiN層5、及び、Cu層6の不要部分を化学機械研磨することによって除去する。
Claim (excerpt):
絶縁層に凹部を形成したのち、バリヤメタル層及び酸素濃度の低いTiN層を順次形成し、次いで、化学気相成長法を用いてCu層を堆積させて前記凹部を埋め込み、次いで、前記バリヤメタル層、酸素濃度の低いTiN層、及び、Cu層の不要部分を化学機械研磨することによって除去することを特徴とする埋め込み導電層の形成方法。
IPC (2):
H01L 21/3205 ,  H01L 21/304 321
FI (2):
H01L 21/88 R ,  H01L 21/304 321 S
Patent cited by the Patent:
Cited by examiner (1)
  • 半導体装置の製造方法
    Gazette classification:公開公報   Application number:特願平7-111053   Applicant:日本電気株式会社

Return to Previous Page