Pat
J-GLOBAL ID:200903039022113010

絶縁ゲート電界効果トランジスタ及びその製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 杉村 暁秀 (外5名)
Gazette classification:公開公報
Application number (International application number):1992325520
Publication number (International publication number):1994302826
Application date: Dec. 04, 1992
Publication date: Oct. 28, 1994
Summary:
【要約】【目的】 IGFET ゲート領域とソース領域との間に短絡が生じる可能性を減少させる。【構成】 単結晶基板上にN- 型のシリコン層2をエピタキシャル成長し、その表面を酸化してフィールド酸化膜4を形成し、シリコン層にイオン打ち込み、拡散を行ってバルク領域6及びソース領域7を形成した後、ゲート多結晶シリコン層5を積層し、選択的にエッチングしてゲート電極を形成する。
Claim (excerpt):
単結晶シリコン基板上に第一導電型のシリコン層をエピタキシャル成長し、このシリコン層の表面を酸化し(フィールド酸化)、深いバルク領域の打ち込み、デバイスの活性領域を形成し、ゲート多結晶シリコン層を積層してからこのゲート多結晶シリコン層にドーピングを行い、ゲート領域を形成し、バルク領域及びソース領域を形成して絶縁ゲート電界効果トランジスタを製造するに当り、上記ゲート多結晶シリコン層を積層する前に上記バルク領域(6) 及びソース領域(7) の画成及び拡散を行なうことを特徴とする絶縁ゲート電界効果トランジスタの製造方法。

Return to Previous Page