Pat
J-GLOBAL ID:200903039749355050

モニタ装置のD/A変換回路構造

Inventor:
Applicant, Patent owner:
Agent (1): 前田 弘 (外2名)
Gazette classification:公開公報
Application number (International application number):1993073135
Publication number (International publication number):1994291662
Application date: Mar. 31, 1993
Publication date: Oct. 18, 1994
Summary:
【要約】【目的】 1個のD/Aコンバータで全チャンネルのモニタデータをデジタル信号からアナログ信号に変換可能とし、回路規模のコンパクト化及びコストの低廉化を図る。【構成】 電子制御ユニット(ECU)1のメモリ部(RAM)13の記憶内容をモニタするモニタ装置2である。該モニタ装置2は、1個のD/Aコンバータ31と、該D/Aコンバータ31で変換されたアナログ信号をモニタチャンネル数分の信号線33に分配する分配器34と、制御部22と、上記分配器34から各信号線33に分配される信号を所定時間平滑にする平滑回路部35とを備える。上記制御部22は、上記D/Aコンバータ31に対し、チャンネル数のデジタルモニタ信号を所定時間毎に順番に出力するとともに、その出力タイミングと上記分配器34による各信号線33への信号の分配タイミングとを調整する。
Claim (excerpt):
電子制御ユニットのメモリ部の記憶内容をモニタするモニタ装置のD/A変換回路構造であって、1個のD/Aコンバータと、該D/Aコンバータで変換されたアナログ信号をモニタチャンネル数分の信号線に分配する分配器と、上記D/Aコンバータに対し、チャンネル数のデジタルモニタ信号を所定時間毎に順番に出力するとともに、その出力タイミングと上記分配器による各信号線への信号の分配タイミングとを調整する制御部と、上記分配器から各信号線に分配される信号を所定時間平滑にする平滑回路部とを備えたことを特徴とするモニタ装置のD/A変換回路構造。
IPC (2):
H03M 1/66 ,  G06F 11/28

Return to Previous Page