Pat
J-GLOBAL ID:200903040208480275
同期検出回路
Inventor:
,
Applicant, Patent owner:
Agent (1):
小池 晃 (外2名)
Gazette classification:公開公報
Application number (International application number):1992161506
Publication number (International publication number):1994006345
Application date: Jun. 19, 1992
Publication date: Jan. 14, 1994
Summary:
【要約】【構成】 フレームの先頭位置に繰り返し配置された同期ワードを検出して得られるスパイクが入力端子11よりレジスタ12を介してコントローラ14に送られる。コントローラ14は、このスパイク入力に応じてカウンタ151 〜15nの内の動作していない1個をカウント動作開始させ、同期ワード長に応じたカウント数毎にスパイクが入力されたか否かを判別し、上記繰り返し配置された同期ワードよりなる同期信号を検出する。【効果】 回路の冗長性を無くし、回路規模を減らすことができる。
Claim (excerpt):
同期ワードを持ち、フレーム単位でデータを送る同期回路において、同期ワードを検出するパターンマッチング手段と、この同期パターンマッチング手段からの出力を基準クロックでリタイミングするレジスタと、基準クロックをカウントする少なくとも1つのカウンタと、上記パターンマッチング手段からの出力に応じて上記カウンタをカウント開始させ、該カウンタが上記同期ワードに応じた一定値をカウントした時点で上記パターンマッチング手段からの出力が生じたか否かを判別して上記カウンタを制御する制御手段とを有して成ることを特徴とする同期検出回路。
IPC (2):
Return to Previous Page