Pat
J-GLOBAL ID:200903040937340777
基準電圧発生回路
Inventor:
Applicant, Patent owner:
Agent (1):
稲垣 清
Gazette classification:公開公報
Application number (International application number):1998077898
Publication number (International publication number):1999272345
Application date: Mar. 25, 1998
Publication date: Oct. 08, 1999
Summary:
【要約】【目的】チップ面積を増大しないで幅広い電源電圧範囲で使用でき、出力電圧精度が高いバンドギャップ型基準電圧発生回路を提供する。【解決手段】 第1のカレントミラーCM1の出力側のトランジスタを成す基準電圧発生回路の出力トランジスタP3のソース・ドレイン間の電圧を一定に保つソース・ドレイン間電圧制御手段を設ける。ソース・ドレイン間電圧制御部は、p型トランジスタP4〜P6から成る第1のソース・ドレイン電圧制御回路Vsd1、及び、n型トランジスタN3,N4から成る第2のソース・ドレイン電圧制御回路Vsd2から構成される。
Claim (excerpt):
バンドギャップ型基準電圧発生回路において、第1のカレントミラー回路の出力側トランジスタのソース・ドレイン間の電圧を一定に保つソース・ドレイン電圧制御手段を設けたことを特徴とする基準電圧発生回路。
IPC (3):
G05F 3/24
, G11C 16/06
, H03F 1/30
FI (3):
G05F 3/24 B
, H03F 1/30 B
, G11C 17/00 632 A
Return to Previous Page