Pat
J-GLOBAL ID:200903041888511834

薄膜トランジスタ及びその製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 高田 守
Gazette classification:公開公報
Application number (International application number):1993231699
Publication number (International publication number):1995086604
Application date: Sep. 17, 1993
Publication date: Mar. 31, 1995
Summary:
【要約】【目的】 薄膜トランジスタのオン時のドレイン電流を大きくできるとともに、オフ時のドレイン電流を低減する。【構成】 薄膜トランジスタのゲートとして働くSi薄膜に形成されたソース・ドレイン領域3とゲート領域4との境界付近のSi結晶粒径を大粒径化した構造とする。【効果】 ソース・ドレイン領域3とゲート領域4との境界付近の結晶粒界数を減らし、結晶粒界の未結合手の数を減らするとともに、抵抗を減少させ、オン時のドレイン電流を大きくするとともに、オフ時のドレイン電流を低減させることができる。
Claim (excerpt):
二つのソース・ドレイン領域、この二つのソース・ドレイン領域と接してこの間にチャネル領域が形成されたSi薄膜を有する薄膜トランジスタにおいて、(1)上記二つのソース・ドレイン領域の少なくとも上記チャネル領域近傍の結晶粒径および(2)上記チャネル領域の少なくとも上記二つのソース・ドレイン領域近傍の結晶粒径、のうち少なくとも上記(1)および(2)の一方を他の領域のSi薄膜の結晶粒径より大粒径化したことを特徴とする薄膜トランジスタ。
IPC (3):
H01L 29/786 ,  H01L 21/20 ,  H01L 21/336
FI (2):
H01L 29/78 311 S ,  H01L 29/78 311 Y

Return to Previous Page