Pat
J-GLOBAL ID:200903042316112900

マルチプロセッサ装置

Inventor:
Applicant, Patent owner:
Agent (1): 小田 富士雄 (外1名)
Gazette classification:公開公報
Application number (International application number):1994065676
Publication number (International publication number):1995249017
Application date: Mar. 08, 1994
Publication date: Sep. 26, 1995
Summary:
【要約】【目的】 マルチプロセッサ装置における、プロセッサ間データ通信に伴うデータ転送を高速化する。【構成】 マルチプロセッサ装置の各プロセッサごとに、ローカルメモリとのインターフェース手段と演算手段とデータ転送手段とに結合された内部バスと、当該プロセッサが他のプロセッサとの間でデータ通信を行うときに前記演算手段に前記内部バスの使用を禁止する禁止手段とを設ける。データ通信に伴うデータ転送に内部バス使用の優先権を与え内部データバスの競合による転送速度の低下を防ぐ。
Claim (excerpt):
複数のプロセッサと、この複数のプロセッサのそれぞれに接続されたローカルメモリと、前記複数のプロセッサ間でデータ通信を行う通信バスとから成り、前記複数のプロセッサごとに演算手段とデータ転送手段と前記ローカルメモリとのインターフェースを行うローカルメモリインターフェース手段とを設け、前記ローカルメモリのデータに基づいて前記演算手段が演算を行うとともに前記データ転送手段が前記プロセッサ間のデータ通信を行うマルチプロセッサ装置において、前記複数のプロセッサごとに前記ローカルメモリインターフェース手段と演算手段とデータ転送手段とを互いに結合する内部バスと、当該プロセッサが他のプロセッサとの間でデータ通信を行うときに前記演算手段が前記内部バスを使用することを禁止する禁止手段とを設けたことを特徴とするマルチプロセッサ装置。
Patent cited by the Patent:
Cited by examiner (2)
  • 特開平2-120961
  • 特開平2-120961

Return to Previous Page