Pat
J-GLOBAL ID:200903042749471263

ブロック歪除去装置

Inventor:
Applicant, Patent owner:
Agent (1): 滝本 智之 (外1名)
Gazette classification:公開公報
Application number (International application number):1995115513
Publication number (International publication number):1996317389
Application date: May. 15, 1995
Publication date: Nov. 29, 1996
Summary:
【要約】【目的】 ブロック境界の画素間のレベル差に応じて、ブロック歪の除去量を非線形に変化させることにより、より高精度なブロック歪除去を行う。【構成】 遅延回路1,2と減算器3,4とから求められた注目画素と隣接する参照画素とのレベル差を非線形処理回路5,6に入力する。非線形処理回路5,6は、レベル差が予め定められた範囲にある場合、ブロック歪があると判断してブロック歪除去量を出力する。この出力値は、そのレベル差がブロック歪である確率と、原点を通る負の傾きの直線により表わされる補正量との積としたものであり、加算器7,8において両画素のレベルを互いに近付けるよう注目画素に加算する。
Claim (excerpt):
複数のブロックに分割された画像信号を復号化する場合に、前記ブロック境界の画素間のレベル差をとり、その大きさがブロック歪の生じる確率分布の範囲内にあるときには、前記レベル差に応じた確率と、原点を通る負の傾きの直線により表わされる補正量との積をブロック歪除去量として、前記両画素のレベルを互いに近付けるようそれぞれに加算することを特徴とするブロック歪除去装置。
IPC (3):
H04N 7/30 ,  H04N 1/41 ,  H04N 5/21
FI (3):
H04N 7/133 Z ,  H04N 1/41 B ,  H04N 5/21 Z

Return to Previous Page