Pat
J-GLOBAL ID:200903042799522403

液晶表示装置

Inventor:
Applicant, Patent owner:
Agent (1): 藤巻 正憲
Gazette classification:公開公報
Application number (International application number):1999244019
Publication number (International publication number):2001066572
Application date: Aug. 30, 1999
Publication date: Mar. 16, 2001
Summary:
【要約】【課題】 ドレインラインの寄生抵抗及び寄生容量により発生する映像むらを防止することができる液晶表示装置を提供する。【解決手段】 出力バッファB1、...の出力端に微分器1及び加算器2の入力端が接続されている。加算器2には、微分器1からの出力信号も入力される。微分器1には、出力バッファB1、...と加算器2との間に接続された容量素子が設けられている。また、液晶に印加される電圧の中間電圧であるコモン電圧を供給する直流電源が設けられており、この直流電源と容量素子の加算器2側との間に複数個の抵抗素子が相互に直列に接続されている。各抵抗素子間及び最も容量素子に近い位置に接続された抵抗素子の容量素子側には、例えばトランジスタからなるスイッチ素子が接続されている。スイッチ素子の他端は直流電源に接続されており、スイッチ素子のオン/オフを切り替えるシフトレジスタが設けられている。
Claim (excerpt):
マトリクス状に配置された複数個の画素と、前記複数個の画素の各列に設けられたドレインラインと、前記複数個の画素の各行に設けられたゲートラインと、前記ドレインラインに供給される映像信号を出力する複数個の出力バッファと、この出力バッファの出力信号に補正信号を重畳する映像補正信号発生器と、を有することを特徴とする液晶表示装置。
IPC (3):
G02F 1/133 550 ,  G09G 3/20 624 ,  G09G 3/36
FI (3):
G02F 1/133 550 ,  G09G 3/20 624 D ,  G09G 3/36
F-Term (32):
2H093NA16 ,  2H093NA43 ,  2H093NC21 ,  2H093NC22 ,  2H093NC23 ,  2H093NC34 ,  2H093NC65 ,  2H093ND05 ,  2H093ND36 ,  2H093ND42 ,  5C006AA01 ,  5C006AF46 ,  5C006AF50 ,  5C006BB16 ,  5C006BC12 ,  5C006BF03 ,  5C006BF11 ,  5C006BF24 ,  5C006BF25 ,  5C006BF28 ,  5C006BF43 ,  5C006FA22 ,  5C006FA37 ,  5C006FA51 ,  5C080AA10 ,  5C080BB05 ,  5C080DD05 ,  5C080DD27 ,  5C080FF11 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04
Patent cited by the Patent:
Cited by examiner (1)
  • 信号波形整形回路
    Gazette classification:公開公報   Application number:特願平9-081475   Applicant:三洋電機株式会社

Return to Previous Page