Pat
J-GLOBAL ID:200903043491742891

乱数発生方法及び乱数発生回路配置

Inventor:
Applicant, Patent owner:
Agent (1): 村田 幹雄
Gazette classification:公開公報
Application number (International application number):1991089628
Publication number (International publication number):1995311673
Application date: Mar. 28, 1991
Publication date: Nov. 28, 1995
Summary:
【要約】【目的】 予想可能性及び関数的リンクという点において、乱数の品質を向上させる。【構成】 各命令毎に乱数を決定するため、処理ユニット及び入力を蓄積するメモリに乱数を発生させるための乱数発生方法において、乱数の計算及びこの計算に含まれたデータとは独立した、外部から処理ユニットに届いた事象によって決定されるデータによって、入力の少くとも一部分が修正される。
Claim (excerpt):
各命令毎に乱数を決定するため、処理ユニット及び入力を蓄積するメモリに乱数を発生させるための乱数発生方法において、乱数の計算及びこの計算に含まれたデータとは独立した、外部から前記処理ユニットに届いた事象によって決定されるデータによって、入力の少くとも一部分が修正されることを特徴とする乱数発生方法。
IPC (2):
G06F 7/58 ,  G09C 1/00
Patent cited by the Patent:
Cited by examiner (4)
  • 特開昭64-084334
  • 特開昭63-098027
  • 特開昭61-109142
Show all

Return to Previous Page