Pat
J-GLOBAL ID:200903045951394822
表示装置
Inventor:
,
Applicant, Patent owner:
Gazette classification:公開公報
Application number (International application number):1996165274
Publication number (International publication number):1997325367
Application date: Jun. 04, 1996
Publication date: Dec. 16, 1997
Summary:
【要約】【目的】 1画素内における電界の乱れを抑制し、また開口率を高くした液晶表示装置を提供する。【構成】 アクティブマトリクス型の液晶表示装置の画素電極101の形状を6角形状とする。このすることにより、画素電極101の外周部において生じる電界の不均一性を抑制することができる。また、ソース線103とゲイト線104とが上下に離間して平行に配置される部分において、両配線間にシールド用の配線を配置する。こうすることにより、ソース線とゲイト線との間におけるクロストークの発生を抑制する。さらに、画素電極101の縁102を配線と重なる位置に配置することにより、配線をブラックマトリクスとして機能させる。
Claim (excerpt):
垂直配線と水平配線とで構成されたアクティブマトリクス回路を有し、前記アクティブマトリクス回路には6角形を有する画素電極が配置され、前記画素電極1辺において前記垂直配線と水平配線とは上下に離間して平行に配置され、前記上下に離間した垂直配線と水平配線の間にシールド用の配線が配置されていることを特徴とする表示装置。
IPC (3):
G02F 1/136 500
, G02F 1/1343
, H01L 29/786
FI (4):
G02F 1/136 500
, G02F 1/1343
, H01L 29/78 612 C
, H01L 29/78 619 B
Patent cited by the Patent:
Cited by examiner (5)
Show all
Return to Previous Page