Pat
J-GLOBAL ID:200903046110597393

サブマウントチップ実装部品の検査・製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 五十嵐 清
Gazette classification:公開公報
Application number (International application number):1992158626
Publication number (International publication number):1993327022
Application date: May. 26, 1992
Publication date: Dec. 10, 1993
Summary:
【要約】【目的】 サブマウント基板6に受発光素子チップ7を実装してなるサブマウントチップ実装部品5の検査と製造の容易化を図る。【構成】 帯状に細長いサブマウント基板6の前面10側と端面8側に複数対の電極パターン11a,11bを間隔を介して複数配列形成する。前面10側の電極パターン11a上に受発光素子チップ7を実装し、受発光素子チップ7と電極パターン11bをボンディングにより導通接続する。サブマウント基板6上に複数の受発光素子チップ7を実装した後、実装した全数の受発光素子チップ7を一括して検査し、検査完了後に受発光素子チップ7間でサブマウント基板6をダイシングにより分離分割し、1枚のサブマウント基板6から複数のサブマウントチップ実装部品5を切り出す。
Claim (excerpt):
帯状の細長いサブマウント基板に間隔を介して複数配列形成された電極パターンにそれぞれ半導体受発光素子チップを実装し、然る後に実装した受発光素子チップを検査した後、各受発光素子チップ間の位置でサブマウント基板をダイシングするサブマウントチップ実装部品の検査・製造方法。
IPC (2):
H01L 33/00 ,  H01L 21/66

Return to Previous Page