Pat
J-GLOBAL ID:200903047221377585
多層プリント配線基板
Inventor:
Applicant, Patent owner:
Gazette classification:公開公報
Application number (International application number):1994051425
Publication number (International publication number):1995235770
Application date: Feb. 24, 1994
Publication date: Sep. 05, 1995
Summary:
【要約】【目的】 基板の側面部からの電磁波の放出によるEMIを低減することが可能な多層プリント配線基板の提供。【構成】 回路パターン3a、3bが形成された多層プリント配線基板5Aに、電源電位に設定される電源層1aと、アース電位に設定されるグランド層2とが誘電体層6を挟んで対向配置され、誘電体層6の誘電率よりも誘電率が低い端部誘電体層10が、誘電体層6の周端部に配設されている。多層プリント配線基板5Aの周端部において、電源層1aとグランド層2とにわたって誘起される電磁波は、電源層1aとグランド層2間に配設されている誘電体の周端部に配設されている端部誘電体層10により減衰される。
Claim (excerpt):
回路パターンが形成された多層プリント配線基板に、電源電位に設定される電源層と、アース電位に設定されるグランド層とが誘電体層を挟んで対向配置され、前記誘電体層の誘電率よりも誘電率が低い端部誘電体層が、前記誘電体層の周端部に配設されていることを特徴とする多層プリント配線基板。
IPC (2):
Return to Previous Page